Descriptio
CoolRunner-II 64-macrocell fabrica ad altas effectus et infimas potentias applicationes destinatur.Haec facultas compendiorum dat summus ad finem instrumentorum communicationis summus et celeritas ad machinas pugnandas operatas.Ob vis humilis-stare et operationem dynamicam, altiore systematis firmitate melioratur.Quae res quattuor constat obstitionibus Functionum inter-connexis per potentiam depressam Advanced Interconnect Matrix (AIM).AIM alit 40 veras et completivas inputationes ad singulas functiones Clausus.Function Obstructionum ex 40 a 56 P-termi PLA et 16 macrocellis constant, quae numerosas figurarum globos continent, qui modos operandi combinationes vel descripti admittunt.Accedit, libri hi libri globally reset vel instare ac figurari possunt ut D vel T flip-flop vel ut D pessulus.Multae praeterea horologii signa, tam globalis quam localis producti vocabuli typi, per macrocellum basis figurati sunt.Output clavus configurationes includunt ratem limitem oceidens, bus custodia, trahere-sursum, exhaurire aperta, et rationes programmabiles.A Schmitt felis initus in per input clavum basis praesto est.Praeter ad thesaurum macrocell output civitatibus, tabulae macrocellorum configurari possunt ut "input directum" registra ad signa congregem directe ab input paxillos.Clocking is available on a global or Function block basis.Tres horologiorum globalium praesto sunt omnibus Function obstruit tamquam fons synchroni horologii.Macrocell registra singillatim configurari possunt ad potestatem usque ad nullus vel unus status.A global paro/redere linea potestate etiam praesto est ut tabulae selectae in operatione asynchronously positi vel reset.Additional horologium locale, horologium synchronum-enable, asynchronum set/reset, et output signa efficiendi formari possunt termini producti in per-macrocello vel per-function intercludere basium.DualEDGE lineamentum flip-flop in per macrocellum basis etiam in promptu est.Haec pluma sinit synchrona operatio perficiendi ex minore frequentia clocking ad auxilium reducere totam vim machinae consumptio.CoolRunner-II 64-macrocell CPLD est I/O stare cum signo LVTTL et LVCMOS18, LVCMOS25, et LVCMOS33.Quae res etiam 1.5VI/O congruit cum usu inituum Schmitt-triggeri.Alius pluma quae translationem intentionis levat est I/O fretus.Duae I/O ripae praesto sunt in CoolRunner-II 64A machinae macrocellae quae faciles se praebet ad 3.3V, 2.5V, 1.8V, et 1.5V adinventiones.
Formularium: | |
attributum | Precium |
Categoria | Integrated Circuitus (IC) |
Embedded - CPLDs (Complex Programmabiles Logicae machinae) | |
Mfr | Xilinx Inc. |
Series | CoolRunner II |
sarcina | Tray |
Pars Status | Active |
Programmable Type | In Ratio Programmable |
Mora Tempus tpd (1) Max | 6.7 ns |
Voltage Supple - Internum | 1.7V ~ 1.9V |
Numerus Elementorum Logicae / obstruit | 4 |
Numerus Macrocellorum | 64 |
Numerus Portarum | 1500 |
Numerus I / O * | 64 |
Operating Temperature | 0°C ~ 70°C (TA) |
Adscendens Type | Superficie montis |
Sarcina / Case | 100-TQFP |
Elit Fabrica Package | 100-VQFP (14x14) |
Basis Product Number | XC2C64 |